Descripción: TERASIC TR5 FPGA DEVELOPMENT KIT
Descripción: FACE PLATE 0.05-1 SEC REV. B
Descripción: INDUCT ARRAY 2 COIL 50.5UH SMD
Descripción: INDUCT ARRAY 2 COIL 40.5UH SMD
Descripción: INDUCT ARRAY 2 COIL 18.5UH SMD
Descripción: FACE PLATE 0.1 TO 10 MIN.REV.G
Descripción: FACE PLATE 1-30 SEC. REV. E
Descripción: INDUCT ARRAY 2 COIL 27.4UH SMD
Descripción: FACE PLATE 0.1-10 SEC. REV. H
Descripción: INDUCT ARRAY 2 COIL 18.5UH SMD
Descripción: FACE PLATE 0-10 DIAL REV A
Descripción: INDUCT ARRAY 2 COIL 40.5UH SMD
Descripción: INDUCT ARRAY 2 COIL 50.5UH SMD
Descripción: INDUCT ARRAY 2 COIL 27.4UH SMD
Descripción: INDUCT ARRAY 2 COIL 40.5UH SMD